日本電信電話株式会社(本社:東京都千代田区、代表取締役社長:島田明、以下「NTT」)は、東北大学 電気通信研究所 及び ドイツ Ruhr University Bochum, CASA との共同研究により、CPUメモリ間のデータ取得更新の際にキャッシュによって遅延差が発生することに ...
前回はP-CoreとE-Coreの話に終始してしまったので、今回はもう少し広範な話をしたい。 謎のMemory Side Cache Photo01は基調講演のスライドから切り出して、ついでに複数のスライドの情報を重ね合わせたものである。上側がCompute Tileであるが、向かって右端にP-Core× ...
日本電信電話株式会社(以下、NTT)は2日、東北大学電気通信研究所および独Ruhr University Bochum, CASAとの共同研究により、CPUメモリ間のデータ取得更新の際に、キャッシュによって遅延差が発生することに起因する脆弱性を取り除く、専用のキャッシュ ...
2023年7月28日,AMDは,ノートPC向けとしては初となる「3D V-Cache」搭載CPU「Ryzen 9 7945HX3D」を発表した。 おさらいになるが,3D V-Cacheとは,容量64MBのキャッシュメモリを集積したシリコンダイを,CPUダイの上に積層させて大容量キャッシュメモリを実現するAMD ...
両製品は,第2世代の3D V-Cacheを搭載したCPUだ。16コア版のRyzen 9 9950X3Dは「Ryzen 9 7950X3D」の,12コア版のRyzen 9 9900X3Dは「Ryzen 9 7900X3D」の後継品である。 第2世代の3D V-Cache搭載CPUとしては,2024年11月に8コア版の「Ryzen 7 9800X3D」が発売済みだ。3D V-Cacheによるゲーム ...
11月7日、AMDより新たなデスクトップ向けCPU「Ryzen 7 9800X3D」が発売される。第2世代3D V-CacheとZen 5アーキテクチャを組み合わせた新世代のゲーマー向けCPUだ。 この発売に先立ち、Ryzen 7 9800X3Dのレビュアーズキットを借用することができたので、従来モデルのRyzen ...
日本電信電話株式会社(本社:東京都千代田区、代表取締役社長:島田明、以下「NTT」)は、東北大学 電気通信研究所 及び ドイツ Ruhr University Bochum, CASA との共同研究により、CPUメモリ間のデータ取得更新の際にキャッシュによって遅延差が発生することに ...
SOT-MRAMのスイッチング速度や耐久性などの主要な仕様は達成されているが、材料スタックを再設計することで、保持、BEOL互換性、外部磁気の影響に対する堅牢性、書き込みエラー率(WER)などのパフォーマンスと信頼性のパラメータをさらに最適化する機会が ...
一部の結果でアクセス不可の可能性があるため、非表示になっています。
アクセス不可の結果を表示する